HI,欢迎来到好期刊网,发表咨询:400-888-9411 订阅咨询:400-888-1571证券代码(211862)

FFT复数处理器设计与FPGA验证

摘要:本文介绍了一种基于现场可编程门阵列(FPGA)的快速傅里叶变换(FFT)复数处理器设计,可进行1024点复数计算。采用按时间抽取的基-4算法和基于RAM的蝶形结构。同时对最后一级旋转因子进行了优化,减少了存储器的资源占用。使用流水线的处理结构,控制器简单。最后定点matlab建模与Synopsys的仿真器VCS仿真结果进行了对比,功能正确。完成整个运算仅用了2064个周期。最后用Altera公司的Cyclone IV E系列EP4CE10E22C8芯片完成原型验证,在时钟频率为50MHz时,完成1024点复数FFT仅用41.28μs。

关键词:
  • fft处理器  
  • 流水线  
  • 复数  
作者:
杨国波; 娄皓翔; 江礼东; 刘跃元; 王漕
单位:
成都理工大学; 四川成都610059
刊名:
电子测试

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

期刊名称:电子测试

电子测试杂志紧跟学术前沿,紧贴读者,国内刊号为:11-3927/TN。坚持指导性与实用性相结合的原则,创办于1994年,杂志在全国同类期刊中发行数量名列前茅。