摘要:针对具有高速接口的芯片国产化的迫切需求,进行了基于自主研发的国产FPGA平台SRIO接口的设计和验证。首先介绍国产FPGA平台资源和SRIO接口体系结构,结合FPGA厂家提供的IPcore进行FPGA内部功能模块设计。其次,重点讨论用户侧接口数据流向方式,对应开发SRIO接口数据流向控制时序代码,并通过软件仿真实现2.5Gb/s速率的1XSRIO接口逻辑。最后,与xilinx开发板SP605的SRIO接口进行互联互通测试,验证国产FPGA平台上SRIO接口设计的正确性和稳定性。
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社